728x90

 

 

Chips & Media, Wave510A 하드웨어 AV1 디코더 IP 출시

 

 

 

Chips & Media는 이번 달 업계 최초의 AV1 비디오 디코더 인 Wave510A 하드웨어 디코더 IP를 라이센스하기 시작했다. 기본 디코더 코어는 최대 4Kp60의 디코딩을 지원하지만 4Kp120 및 8Kp60 해상도를 처리하도록 확장 할 수도 있습니다. IP는 텔레비전, STB, 스마트 폰 및 PC를 포함한 다양한 애플리케이션을 위해 SoC에 통합되도록 설계되었습니다. 한편, Wave510A는 AV1 스트림 만 디코딩하기 때문에 기존 SoC에 AV1을 추가하려는 당사자가 라이센스를 부여 할 수 있습니다.

 

Wave510A 비디오 프로세싱 유닛 (VPU) IP는 두 개의 기본 단위를 기반으로 다음 V 코어와 V-CPU를. 32 비트 V-CPU는 전체 IP 블록을 제어하고 호스트 CPU와 통신하며 시퀀스에서 슬라이스 헤더 단위로 비트 스트림 구문을 구문 분석하고 슬라이스 데이터를 사전 스캔합니다. V-Core는 엔트로피 디코딩, 역 스캔, 역 변환 / 양자화, 모션 보상 및 루프 필터링을 수행합니다. IP VPU는 Arm의 32 비트 AMBA3 APB 버스를 사용하여 호스트에 연결될 수 있으며 외부 메모리 및 온칩 SRAM에 액세스하기위한 2 개의 128 비트 AMBA3 AXI 버스가 있습니다.

Chips & Media Wave510A는 4 : 2 : 0 크로마 서브 샘플링으로 8 비트 또는 10 비트 색 심도로 AV1 메인 프로파일 @ L5.1 50Mbps를 디코딩 할 수 있습니다. VPU는 다양한 형식으로 최대 8192x8192 해상도로 다양한 디스플레이에 출력 할 수 있습니다. 500MHz로 클럭킹하면 단일 코어 구성에서 최대 4Kp60 실시간 디코딩을 지원할 수있는 반면 듀얼 코어 구성에서는 4Kp120 및 8Kp60 스트림을 디코딩 할 수 있습니다.

AV1 로열티가없는 코덱은 약 1.5 년 전에 AOMedia (Alliance for Open Media)에 의해 도입되었으며 업계 전체에서 주목을 받고 있습니다. 지난 몇 달 동안 자체 개발 한 IP (또는 범용 코어)를 사용하여 이미 AV1 디코딩을 지원하는 여러 SoC뿐만 아니라 하드웨어 인코더 IP 블록을 발표하는 여러 기술 라이센싱 회사가 있습니다.

Amphion Semiconductor는 CS8142 디코더 IP를 사용하여 AV1 디코더를 발표 한 최초의 회사 였지만이 부분은 아직 개발 중입니다. 이와 대조적으로 Chips & Media의 Wave510A는 현재 이용 가능하며 검증 된 합성 RTL 소스의 형태로 라이센스가 가능하다. 한편, Wave510A는 AV1 만 지원하므로 HEVC 및 AVC와 같은 코덱을 지원하는 완전한 비디오 디코딩 파이프 라인을 구축하려면 설계자는 다른 코덱을 지원하기 위해 추가 IP 블록을 라이센스하거나 개발해야합니다. 반면 Wave510A는 기존 설계에 쉽게 추가 할 수 있으며 기능 세트를 개선 할 수 있습니다.

https://www.anandtech.com/show/15003/chipsmedia-launches-wave510a-hardware-av1-decoder-ip

 

 

+ Recent posts